师资队伍

钟世达 副教授

  • 办公室:深圳大学沧海校区致信楼N305
  • 导师类别:硕士生导师
  • E-mail:shida.zhong@szu.edu.cn
  • 办公电话:0755-86702160
个人详情

个人简介


钟世达,男,博士,毕业于英国南安普顿大学,电子信息专业,主要研究方向为无线通信信道编解码算法研究、通感算系统研究、边缘计算加速计算软硬件一体化设计、FPGA系统设计、低功耗SoC集成电路系统研究等。2018年至今在深圳大学电子与信息工程学院工作,任通信工程系副系主任、硕导,先后获得广东省优粤卡人才、广东省优秀创新创业导师、深圳市优秀班主任、电子工业出版社教育出版优秀作译者、深圳市“孔雀计划”高层次引进人才、南山区“领航人才”等荣誉。近五年来以第一作者、通信作者发表国内外期刊、会议论文20余篇,申请发明专利10余项,主持国家重点研发计划子课题2项、广东省教育厅重点领域项目1项、教育部协同育人项目3项,获批“国家一流本科课程”等。作为主编出版9本符合卓越工程师培养方案的教材,多本教材入选教育部集成电路战略性新兴领域“十四五”高等教育教材、教育部高等学校教学指导委员会规划教材等。指导学生在中国研究生电子设计竞赛、全国大学生集成电路创新创业大赛、全国大学生嵌入式芯片与系统设计竞赛--FPGA创新设计竞赛等比赛均获得多次全国一等奖。


工作经历

· 2018.09 –现在,深圳大学,电子与信息工程学院,副教授;

· 2016.05 – 2018.07,英国Accelercomm公司,研发部,研发工程师;

· 2013.03 – 2016.05,英国南安普顿大学,博士后。


研究方向

无线通信信道编解码算法研究、通感算系统研究、边缘计算加速计算软硬件一体化设计、FPGA系统设计、低功耗SoC集成电路系统研究等。


硕士研究生招生方向:

081000 信息与通信工程、085403 集成电路工程、085402 通信工程


主要工作:

出版书籍:

1.钟世达主编,《GD32E230开发标准教程》,电子工业出版社,2023.04,ISBN: 978-7-121-45379-3

2.钟世达、张沛昌、袁涛、张胜利编著,《FPGA开发实用教程——基于Xilinx和Verilog HDL》,电子工业出版社,2023.03,ISBN:978-7-121-44906-2 

3.钟世达主编,《GD32F4开发基础教程》,北京航空航天大学出版社,2023.02,ISBN: 978-7-5124-3989-4

4.钟世达主编,《GD32F4开发进阶教程》(集成电路新兴领域“十四五”高等教育教材),北京航空航天大学出版社,2023.03,ISBN: 978-7-5124-3990-0

5.钟世达主编,《GD32F3开发基础教程-基于GD32F303ZET6》,电子工业出版社,2022.10,ISBN:978-7-121-44324-4

6.钟世达主编,《GD32F3开发进阶教程-基于GD32F303ZET6》,电子工业出版社,2022.7,ISBN:978-7-121-43725-0

7.钟世达,张沛昌主编,《立创EDA(专业版)-电路设计与制作快速入门》,电子工业出版社,2022.2,ISBN: 978-7-121-42696-4

8.潘志铭,钟世达主编,《智能小车系统设计:基于STM32》,电子工业出版社,2021.5,ISBN: 978-7-121-41098-7

9.江少峰,钟世达主编,《医用仪器软件设计——基于Qt(Windows版)》(教育部高等学校专业教学指导委员会规划教材),电子工业出版社,2021.9,ISBN: 978-7-121-20859-1


部分期刊文章:

1. H. Feng, H. Xiao, S. Zhong*, Z. Gao, T. Yuan and Z. Quan, "Deep-learning-aided fast successive cancellation decoding of polar codes," in Journal of Communications and Networks, vol. 26, no. 6, pp. 593-602, Dec. 2024.

2. Zhiyi Zeng, Haiyu Xiao, Shida Zhong*, Peichang Zhang, Tao Yuan, Yu-hang Xiao, PE-based high throughput and low power polar encoder for 5G-NR PBCH channel, Integration, Volume 100, 2025, 102303, ISSN 0167-9260

3. G. Mu, P. Zhang, Y. Hou, S. Zhong*, L. Huang and T. Yuan, "Efficient Active Elements Selection Algorithm for Hybrid RIS-Assisted D2D Communication System," in IEEE Communications Letters, vol. 28, no. 2, pp. 377-381, Feb. 2024

4. Zhang, X.; Tan, T. -Y.; Wu, Q. -S.; Zhu, L.; Zhong, S.*; Yuan, T. Pin-Loaded Patch Antenna Fed With a Dual-Mode SIW Resonator for Bandwidth Enhancement and Stable High Gain. IEEE Antennas and Wireless Propagation Letters 2021, 20, 279–283

5. Xiang, L.; Zhong, S.; Maunder, R. G.; Hanzo, L.* Reduced-Complexity Low-Latency Logarithmic Successive Cancellation Stack Polar Decoding for 5G New Radio and Its Software Implementation. IEEE Transactions on Vehicular Technology 2020, 69, 12449–12458

6. Zhang, P.; Xu, J.; Huang, L.; Huang, L.*; Zhao, B.; Zhong, S. On Ergodic Capacity of Antenna Selection Aided Massive Multi-User MIMO Systems with Imperfect CSI in Correlated Time-Varying Channels. IET Communications 2020, 14, 1841–1847

7. Zhang, J.; Chen, T.; Zhong, S.; Wang, J.; Zhang, W.; Zuo, X.; Maunder, R. G.; Hanzo, L.* Aeronautical Ad-Hoc Networking for the Internet-Above-The-Clouds. Proceedings of the IEEE 2019, 107, 868–911(杂志封面文章)

8. Zhong, S.*; Khursheed, S.; Al-Hashimi, B. M.; Zhao, W. Efficient Variation-Aware Delay Fault Simulation Methodology for Resistive Open and Bridge Defects. IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems 2014, 33, 798–810

9. Zhong, S.*; Khursheed, S.; Al-Hashimi, B. M. A Fast and Accurate Process Variation-Aware Modeling Technique for Resistive Bridge Defects. IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems 2011, 30, 1719–1730


部分专利:

1.发明专利:基于MobileNetV2 的农作物病虫害识别方法、系统及存储介质,CN202310459015.3

2.发明专利:一种PBCH 极化码编码系统,CN202310163968.5

3.发明专利:一种基于波束成形的UWB定位方法、装置及相关介质,CN 114205753 B,ZL 2022 1 0100967.1

4.发明专利:基于单片机系统的人脸与人脸佩戴口罩检测方法及装置,CN202210054183

5.发明专利:基于区块链的完整数据溯源方法、装置及相关设备,CN113569299B,2023.09.29

6.发明专利:用于极化码的按块并行冻结位生成,CN110999095B,2023.08.04

7.发明专利:具有逻辑三维存储器的极化编码器、通信单元、集成电路及其方法,CN110741558B,2023.08.01

8.发明专利:具有F功能和G功能的LLR域计算的极性解码器,CN110771047B,2023.08.04

9.发明专利:极化编码器、通信单元、集成电路及其方法,CN110741559B,2023.08.01

10.发明专利:通过合并极化码图的级的低延迟极化编码和解码,CN110741557B,2023.08.22


联系方式:

办公室:深圳大学沧海校区致信楼N305

Email: shida.zhong@szu.edu.cn


更新于2025/3/5